清遠市兴发app電子科技有限公司logo

靜電擊穿

時間2020/11/12 13:25:10 點擊量:

靜電擊穿

關於穿通擊穿,有以下一些特征

(1)穿通擊穿的擊穿點軟,擊穿過程中,電流有逐漸增大的特征,這是因為耗盡層擴展較寬,發生電流較大。另一方麵,耗盡層展廣大容易發生DIBL效應,使源襯底結正偏呈現電流逐漸增大的特征。


(2)穿通擊穿的軟擊穿點發生在源漏的耗盡層相接時,此刻源端的載流子注入到耗盡層中, 被耗盡層中的電場加快到達漏端,因此,穿通擊穿的電流也有急劇增大點,這個電流的急劇增大和雪崩擊穿時電流急劇增大不同,這時的電流相當於源襯底PN結正向導通時的電流,而雪崩擊穿時的電流主要為PN結反向擊穿時的雪崩電流,如不作限流,雪崩擊穿的電流要大。


(3)穿通擊穿一般不會呈現破壞性擊穿。因為穿通擊穿場強沒有到達雪崩擊穿的場強,不會發生許多電子空穴對。


(4)穿通擊穿一般發生在溝道體內,溝道外表不容易發生穿通,這主要是因為溝道注入使外表濃度比濃度大構成,所以,對NMOS管一般都有防穿通注入。


(5)一般的,鳥嘴邊際的濃度比溝道中心濃度大,所以穿通擊穿一般發生在溝道中心。


(6)多晶柵長度對穿通擊穿是有影響的,跟著柵長度添加,擊穿增大。而對雪崩擊穿,嚴格來說也有影響,可是沒有那麽明顯。

MOS管靜電擊穿的影響因素

MOS管一個ESD敏感器件,它本身的輸入電阻很高,而柵-源極間電容又非常小,所以極易受外界電磁場或靜電的感應而帶電(少量電荷就可能在極間電容上形成相當高的電壓(想想U=Q/C)將管子損壞),又因在靜電較強的場合難於泄放電荷,容易引起靜電擊穿。靜電擊穿有兩種方式:一是電壓型,即柵極的薄氧化層發生擊穿,形成針孔,使柵極和源極間短路,或者使柵極和漏極間短路;二是功率型,即金屬化薄膜鋁條被熔斷,造成柵極開路或者是源極開路。JFET管和MOS管一樣,有很高的輸入電阻,隻是MOS管的輸入電阻更高。


靜電放電形成的是短時大電流,放電脈衝的時間常數遠小於器件散熱的時間常數。因此,當靜電放電電流通過麵積很小的pn結或肖特基結時,將產生很大的瞬間功率密度,形成局部過熱,有可能使局部結溫達到甚至超過材料的本征溫度(如矽的熔點1415℃),使結區局部或多處熔化導致pn結短路,器件徹底失效。這種失效的發生與否,主要取決於器件內部區域的功率密度,功率密度越小,說明器件越不易受到損傷。


反偏pn結比正偏pn結更容易發生熱致失效,在反偏條件下使結損壞所需要的能量隻有正偏條件下的十分之一左右。這是因為反偏時,大部分功率消耗在結區中心,而正偏時,則多消耗在結區外的體電阻上。對於雙極器件,通常發射結的麵積比其它結的麵積都小,而且結麵也比其它結更靠近表麵,所以常常觀察到的是發射結的退化。此外,擊穿電壓高於100V或漏電流小於1nA的pn結(如JFET的柵結),比類似尺寸的常規pn結對靜電放電更加敏感。


所有的東西是相對的,不是絕對的,MOS管隻是相對其它的器件要敏感些,ESD有一個很大的特點就是隨機性,並不是沒有碰到MOS管都能夠把它擊穿。另外,就算是產生ESD,也不一定會把管子擊穿。靜電的基本物理特征為:(1)有吸引或排斥的力量;(2)有電場存在,與大地有電位差;(3)會產生放電電流。這三種情形即ESD一般會對電子元件造成以下三種情形的影響:(1)元件吸附灰塵,改變線路間的阻抗,影響元件的功能和壽命;(2)因電場或電流破壞元件絕緣層和導體,使元件不能工作(完全破壞);(3)因瞬間的電場軟擊穿或電流產生過熱,使元件受傷,雖然仍能工作,但是壽命受損。所以ESD對MOS管的損壞可能是一,三兩種情況,並不一定每次都是第二種情況。上述這三種情況中,如果元件完全破壞,必能在生產及品質測試中被察覺而排除,影響較少。如果元件輕微受損,在正常測試中不易被發現,在這種情形下,常會因經過多次加工,甚至已在使用時,才被發現破壞,不但檢查不易,而且損失亦難以預測。靜電對電子元件產生的危害不亞於嚴重火災和爆炸事故的損失。


電子元件及產品在什麽情況下會遭受靜電破壞?可以這麽說:電子產品從生產到使用的全過程都遭受靜電破壞的威脅。從器件製造到插件裝焊、整機裝聯、包裝運輸直至產品應用,都在靜電的威脅之下。在整個電子產品生產過程中,每一個階段中的每一個小步驟,靜電敏感元件都可能遭受靜電的影響或受到破壞,而實際上最主要而又容易疏忽的一點卻是在元件的傳送與運輸的過程。在這個過程中,運輸因移動容易暴露在外界電場(如經過高壓設備附近、工人移動頻繁、車輛迅速移動等)產生靜電而受到破壞,所以傳送與運輸過程需要特別注意,以減少損失,避免無所謂的糾紛。防護的話加齊納穩壓管保護。


現在的mos管沒有那麽容易被擊穿,尤其是是大功率的vmos,主要是不少都有二極管保護。vmos柵極電容大,感應不出高壓。與幹燥的北方不同,南方潮濕不易產生靜電。還有就是現在大多數CMOS器件內部已經增加了IO口保護。但用手直接接觸CMOS器件管腳不是好習慣。至少使管腳可焊性變差。


MOS管擊穿的原因及解決方案

第一、MOS管本身的輸入電阻很高,而柵-源極間電容又十分小,所以極易受外界電磁場或靜電的感應而帶電,而少數電荷就可在極間電容上構成相當高的電壓(U=Q/C),將管子損壞。盡管MOS輸入端有抗靜電的維護措施,但仍需當心對待,在存儲和運送中最好用金屬容器或許導電資料包裝,不要放在易發生靜電高壓的化工資料或化纖織物中。


拚裝、調試時,東西、外表、工作台等均應傑出接地。要避免操作人員的靜電攪擾構成的損壞,如不宜穿尼龍、化纖衣服,手或東西在觸摸集成塊前最好先接一下地。對器材引線矯直曲折或人工焊接時,運用的設備有必要傑出接地。


第二、MOS電路輸入端的維護二極管,其導通時電流容限一般為1mA 在可能呈現過大瞬態輸入電流(超越10mA)時,應串接輸入維護電阻。而129#在初期設計時沒有參加維護電阻,所以這也是MOS管可能擊穿的原因,而經過替換一個內部有維護電阻的MOS管應可避免此種失效的發生。還有因為維護電路吸收的瞬間能量有限,太大的瞬間信號和過高的靜電電壓將使維護電路失去效果。所以焊接時電烙鐵有必要可靠接地,以防漏電擊穿器材輸入端,一般運用時,可斷電後使用電烙鐵的餘熱進行焊接,並先焊其接地管腳。


MOS是電壓驅動元件,對電壓很敏感,懸空的G很容易接受外部攪擾使MOS導通,外部攪擾信號對G-S結電容充電,這個細小的電荷能夠貯存很長時刻。在實驗中G懸空很風險,許多就因為這樣爆管,G接個下拉電阻對地,旁路攪擾信號就不會直通了,一般能夠10~20K。


這個電阻稱為柵極電阻。效果1:為場效應管供給偏置電壓;效果2:起到瀉放電阻的效果(維護柵極G~源極S)。榜首個效果好了解,這兒解釋一下第二個效果的原理:維護柵極G~源極S:場效應管的G-S極間的電阻值是很大的,這樣隻要有少數的靜電就能使他的G-S極間的等效電容兩頭發生很高的電壓,如果不及時把這些少數的靜電瀉放掉,他兩頭的高壓就有可能使場效應管發生誤動作,甚至有可能擊穿其G-S極;這時柵極與源極之間加的電阻就能把上述的靜電瀉放掉,然後起到了維護場效應管的效果。



上一個:模塊電源功能性參數指標及測試方法

下一個:沒有了!